全書以Cadence為平臺,介紹了電路設(shè)計的基本方法和技巧。全書共15章,內(nèi)容包括Cadence概述、原理圖設(shè)計工作平臺、原理圖編輯環(huán)境、原理圖設(shè)計基礎(chǔ)、原理圖的繪制、原理圖后續(xù)處理、原理圖的高級設(shè)計、創(chuàng)建元件庫、創(chuàng)建PCB封裝庫、AllegroPCB設(shè)計平臺、PCB設(shè)計基礎(chǔ)、電路板設(shè)計、電路板后期處理、仿真電路
本書匯集了作者的研究團(tuán)隊在高溫鋼坯防護(hù)涂層技術(shù)領(lǐng)域十多年的研究結(jié)果和取得的最新進(jìn)展:介紹了在普碳鋼、低合金鋼、中高碳鋼、不銹鋼等各類品種鋼涂層防護(hù)技術(shù),從而使得氧化燒損得以降低、元素貧化和脫碳性能得以緩解以及特殊鋼種的難除鱗問題得以改善;闡述了系列防護(hù)涂層產(chǎn)品研發(fā)過程的設(shè)計原則;總結(jié)歸納了防護(hù)涂層組元的選擇和功能設(shè)計規(guī)
《Aether實用教程》以我國自主研發(fā)的集成電路設(shè)計軟件Aether作為平臺,從軟件的安裝、電路原理圖設(shè)計、電路框圖設(shè)計、版圖設(shè)計入手,詳細(xì)闡述了該軟件的各項功能和使用方法。書中*后通過若干個設(shè)計實例展示了該軟件的一般設(shè)計步驟和整體性能。讀者在閱讀《Aether實用教程》的同時,結(jié)合上機練習(xí),就能基本掌握Aether電
本書全面系統(tǒng)地介紹AltiumDesigner2014中文設(shè)計環(huán)境,著重從實際應(yīng)用方面介紹電路原理圖、SCH元件庫、元件封裝、PCB印制電路板設(shè)計方法及技巧,對實際電路板生產(chǎn)文件的輸出等也進(jìn)行了詳細(xì)、實用的論述。本書以實際項目設(shè)計為依據(jù),重視學(xué)生實際工作技能的培養(yǎng),如內(nèi)電源層的分割技巧、跳線的使用方法、常見ERC規(guī)則檢
本書以目前應(yīng)用廣泛的Protel99SE為基礎(chǔ)介紹了電子設(shè)計自動化(EDA)的原理和應(yīng)用,全書內(nèi)容豐富實用、語言通俗易懂、層次清晰嚴(yán)謹(jǐn),特別是一些設(shè)計實例的引入,使本書更具特色,通過學(xué)習(xí)本書讀者可以在短時間內(nèi)成為電路板設(shè)計高手。 本書全面講述了Protel99SE電路設(shè)計的各種基本操作方法與技巧。全書共分為12章,第
模擬集成電路設(shè)計與仿真
本書采用練習(xí)、仿制和自主設(shè)計三階段設(shè)計教學(xué)內(nèi)容,通過產(chǎn)品解剖介紹PCB設(shè)計軟件AltiumDesigner的使用,重點突出PCB的設(shè)計設(shè)計理念和布局布線規(guī)范,通過PCB生產(chǎn)制作的認(rèn)知和實際制作、低頻板設(shè)計(含原理圖設(shè)計、簡單PCB、低頻矩形PCB、高密度異形PCB)、高頻板設(shè)計、雙面板設(shè)計、貼片異形板設(shè)計及綜合項目設(shè)計
本書是集成電路領(lǐng)域相關(guān)專業(yè)的一本入門教材,主要介紹與集成電路設(shè)計相關(guān)的基礎(chǔ)知識。全書共分10章,以集成電路設(shè)計為核心,全面介紹現(xiàn)代集成電路技術(shù)。內(nèi)容主要包括半導(dǎo)體材料與器件物理、集成電路制造技術(shù)、典型數(shù)字模擬集成電路、現(xiàn)代集成電路設(shè)計技術(shù)與方法學(xué)、芯片的封裝與測試等方面的知識。本書主要涉及采用硅襯底、CMOS工藝制造的
本書設(shè)計了6個綜合項目,以AltiumDesignerSummer09為平臺,通過22個具體任務(wù)循序漸進(jìn)地介紹了印制電路板(PCB)的設(shè)計方法。本書通過實際產(chǎn)品PCB的分析、設(shè)計,使讀者能夠迅速掌握PCB設(shè)計軟件的應(yīng)用,具備自行設(shè)計PCB的能力。本書作者結(jié)合自己多年的設(shè)計經(jīng)驗,針對學(xué)生的學(xué)習(xí)特點,逐步引導(dǎo)學(xué)生由淺入深、
本書共11章,以硅集成電路為中心,重點介紹了半導(dǎo)體集成電路及其可靠性的發(fā)展演變過程、集成電路制造的基本工藝、半導(dǎo)體集成電路的主要失效機理、可靠性數(shù)學(xué)、可靠性測試結(jié)構(gòu)的設(shè)計、MOS場效應(yīng)管的特性、失效機理的可靠性仿真和評價。隨著集成電路設(shè)計規(guī)模越來越大,設(shè)計可靠性越來越重要,在設(shè)計階段借助可靠性仿真技術(shù),評價設(shè)計出的集成