實(shí)用數(shù)字電子技術(shù)(第2版)
定 價(jià):49 元
叢書名:高等院校電氣信息類專業(yè)"互聯(lián)網(wǎng)+"創(chuàng)新規(guī)劃教材
- 作者:錢裕祿
- 出版時(shí)間:2021/7/1
- ISBN:9787301322932
- 出 版 社:北京大學(xué)出版社
  《實(shí)用數(shù)字電子技術(shù)(第2版)》包含數(shù)字邏輯基礎(chǔ)、組合邏輯電路、時(shí)序邏輯電路、數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)、脈沖波形的產(chǎn)生與變換、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件、模數(shù)和數(shù)模轉(zhuǎn)換共 7 章內(nèi)容。 《實(shí)用數(shù)字電子技術(shù)(第2版)》將實(shí)用數(shù)字電子技術(shù)理論與實(shí)驗(yàn)實(shí)踐有機(jī)結(jié)合,凸顯“做中學(xué)、學(xué)中做”的教學(xué)理念,書中引入了多個(gè)應(yīng)用案例,側(cè)重培養(yǎng)學(xué)生的應(yīng)用能力。 此外,書中還以二維碼的形式融入了精講視頻、測試練習(xí)、試題庫等數(shù)字資源和 MOOC 平臺(tái)。
《實(shí)用數(shù)字電子技術(shù)(第2版)》可作為高等院校電子信息工程、電氣工程、通信工程、電子科學(xué)與技術(shù)、自動(dòng)化、機(jī)電一體化及其他相關(guān)專業(yè)的本科教材,也可作為自動(dòng)化、通信、電子技術(shù)等行業(yè)工程技術(shù)人員的參考書。
本書可作為高等院校電子信息工程、電氣工程、通信工程、電子科學(xué)與技術(shù)、自動(dòng)化、機(jī)電一體化及其他相關(guān)專業(yè)的本科教材,也可作為自動(dòng)化、通信、電子技術(shù)等行業(yè)工程技術(shù)人員的參考書。
錢裕祿,浙江萬里學(xué)院副教授,電子信息教育研究所所長,主講專業(yè)基礎(chǔ)課《數(shù)字電子技術(shù)》和專業(yè)課《傳感器與檢測技術(shù)》。曾獲國家教學(xué)成果2等獎(jiǎng)1項(xiàng),浙江省級(jí)教學(xué)成果獎(jiǎng)、省講課比賽、省視頻共享課、省高校教師課件、省十二五優(yōu)秀規(guī)劃教材等1、2、3等獎(jiǎng)合計(jì)五項(xiàng),寧波市高校教學(xué)成果獎(jiǎng)3項(xiàng);主持浙江省精品課程和教改項(xiàng)目3項(xiàng),寧波市相關(guān)項(xiàng)目9項(xiàng)。
第1章數(shù)字邏輯基礎(chǔ)
1.1模擬信號(hào)與數(shù)字信號(hào)
1.1.1模擬信號(hào)和設(shè)備
1.1.2數(shù)字信號(hào)和設(shè)備
1.1.3模擬信號(hào)和數(shù)字信號(hào)間的相互轉(zhuǎn)換
1.2數(shù)制與碼制
1.2.1數(shù)制
1.2.2數(shù)制轉(zhuǎn)換
1.2.3碼制和數(shù)碼轉(zhuǎn)換
1.3邏輯門
1.3.1與門
1.3.2或門
1.3.3非門
1.3.4常用的復(fù)合邏輯
1.3.5常用的集成邏輯門電路
1.4邏輯函數(shù)及其表示
1.5邏輯代數(shù)基礎(chǔ)
1.5.1邏輯門的布爾表達(dá)式
1.5.2布爾代數(shù)的定律和規(guī)則
1.6邏輯函數(shù)的化簡
1.61.邏輯函數(shù)的代數(shù)法化簡
1.6.2邏輯函數(shù)的小項(xiàng)表示
1.6.3邏輯函數(shù)的卡諾圖法化簡
1.7Quartus Ⅱ 130軟件的基本操作
本章小結(jié)
習(xí)題
第2章組合邏輯電路
2.1組合邏輯電路的分析和設(shè)計(jì)
2.1.1組合邏輯電路的分析
2.1.2組合邏輯電路的設(shè)計(jì)
2.1.3組合邏輯電路中的競爭和冒險(xiǎn)現(xiàn)象
2.2編碼器
2.2.1普通編碼器
2.2.2優(yōu)先編碼器
2.3譯碼器
2.3.1基本譯碼器
2.3.2顯示譯碼器
2.4數(shù)據(jù)選擇器
2.4.1基本數(shù)據(jù)選擇器
2.428選1數(shù)據(jù)選擇器
2.5數(shù)據(jù)比較器
2.511位數(shù)據(jù)比較器
2.524位數(shù)據(jù)比較器
2.6加法器與減法器
2.6.1全加器
2.6.2全減器
2.6.3串行進(jìn)位加法器
2.6.4超前進(jìn)位加法器
本章小結(jié)
習(xí)題
第3章時(shí)序邏輯電路
3.1鎖存器
3.1.1RS鎖存器
3.1.2D鎖存器
3.2觸發(fā)器
3.2.1觸發(fā)器的邏輯功能
3.2.2觸發(fā)器的電路結(jié)構(gòu)
3.2.3觸發(fā)器之間的轉(zhuǎn)換
3.3時(shí)序邏輯電路的基本概念
3.3.1同步和異步
3.3.2米利型和穆爾型時(shí)序邏輯電路
3.3.3時(shí)序邏輯功能的表示方法
3.4同步時(shí)序邏輯電路的分析
3.5同步時(shí)序邏輯電路的設(shè)計(jì)
3.6典型時(shí)序集成芯片及其應(yīng)用
3.6.1寄存器與移位寄存器
3.6.2計(jì)數(shù)器
本章小結(jié)
習(xí)題
第4章數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
4.1面包板簡介
4.2基于中小規(guī)模集成電路的數(shù)字系統(tǒng)設(shè)計(jì)
4.21.設(shè)計(jì)方法
4.2.2四路數(shù)字搶答器的設(shè)計(jì)與制作
4.3基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)
4.3.1FPGA設(shè)計(jì)的一般流程
4.3.2自頂向下的設(shè)計(jì)方法
4.3.3籃球計(jì)時(shí)記分牌設(shè)計(jì)
本章小結(jié)
習(xí)題
第5章脈沖波形的產(chǎn)生與變換
5.1 555定時(shí)器及其應(yīng)用
5.1.1 555定時(shí)器的基本結(jié)構(gòu)
5.1.2單穩(wěn)態(tài)觸發(fā)器
5.1.3施密特觸發(fā)器
5.1.4多諧振蕩器
5.1. 5555定時(shí)器綜合應(yīng)用電路
52晶振及其應(yīng)用
本章小結(jié)
習(xí)題
第6章半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
6.1RAM和ROM
6.1.1RAM
6.1.2ROM
6.1.3半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
6.1.4存儲(chǔ)器的擴(kuò)展
6.2可編程邏輯器件
6.2.1簡單PLD
6.2.2復(fù)雜PLD
本章小結(jié)
習(xí)題
第7章數(shù)模和模數(shù)轉(zhuǎn)換
7.1D/A轉(zhuǎn)換器
7.1.1D/A轉(zhuǎn)換器的基本原理
7.1.2D/A轉(zhuǎn)換器的工作原理
7.1.3D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)和常用芯片
7.2A/D轉(zhuǎn)換器
7.2.1A/D轉(zhuǎn)換器的基本原理
7.2.2A/D轉(zhuǎn)換器的分類
7.2.3A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)和常用芯片
本章小結(jié)
習(xí)題
附錄A基于Quartus Ⅱ 72的數(shù)字電路設(shè)計(jì)操作過程圖解
附錄B常用集成門電路和集成芯片引腳排列