微型計算機原理與結(jié)構(gòu)(第3版)
定 價:39 元
- 作者:張慶平 著
- 出版時間:2014/12/1
- ISBN:9787302355250
- 出 版 社:清華大學出版社
- 中圖法分類:TP360
- 頁碼:356
- 紙張:膠版紙
- 版次:3
- 開本:16K
《微型計算機原理與結(jié)構(gòu)(第3版)》共有12章,其中包括計算機“基礎”(第1~3章)、“原理”(第4~8章)、“結(jié)構(gòu)與應用”(第9~12章)三部分 內(nèi)容。在“原理”部分,通過一個充分簡化但功能完整的模型計算機,深入淺出地介紹了計算機的基本組成和工作原理。為了避免理論知識與實際內(nèi)容的脫節(jié),在 “結(jié)構(gòu)與應用”部分,《微型計算機原理與結(jié)構(gòu)(第3版)》以通用接口芯片和個人計算機為例,以“原理”部分的內(nèi)容為基礎,介紹了實際接口芯片的結(jié)構(gòu)與使用、現(xiàn)代個人計算機的體系結(jié)構(gòu)和主 要設備的工作原理,使讀者既能深入地理解計算機硬件系統(tǒng)的工作原理,又能較全面地了解和掌握現(xiàn)代微型計算機的結(jié)構(gòu)和技術。
《微型計算機原理與結(jié)構(gòu)(第3版)》可作為高職高專或本科院校計算機相關專業(yè)的計算機基礎課程教材,也可作為計算機愛好者的自學教材。本書的起點較低,只要具備中學物理和數(shù)學知識,就可以學習和掌握書中的內(nèi)容。
第1章 二進制數(shù)與計算機
1.1序言
1.2二進制數(shù)
1.2.1表示法
1.2.2計算規(guī)則
1.2.3二進制數(shù)與十進制數(shù)的轉(zhuǎn)換
1.2.4八進制數(shù)和十六進制數(shù)
1.3計算機組成
1.3.1概述
1.3.2內(nèi)存儲器
1.3.3運算器
1.3.4控制器
1.3.5輸入/輸出設備
習題
第2章 數(shù)字電路基礎
2.1邏輯量的基本運算
2.2邏輯電路的實現(xiàn)
2.2.1晶體管
2.2.2邏輯門電路
2.3邏輯代數(shù)
2.3.1概述
2.3.2基本公式
2.3.3邏輯表達式化簡
2.4常用數(shù)字電路
2.4.1傳送門
2.4.2加法器
2.4.3多路選擇器
2.4.4譯碼器292.4.5優(yōu)先權編碼器
2.4.6觸發(fā)器與寄存器
〖2〗〖3〗〖4〗習題
第3章 機器數(shù)與編碼
3.1機器數(shù)
3.1.1字和小數(shù)點
3.1.2有符號整數(shù)表示法
3.1.3負數(shù)補碼的真值
3.1.4補碼加減運算
3.1.5整數(shù)的大小比較與移碼
3.2計算機中常用數(shù)據(jù)類型
3.2.1整數(shù)
3.2.2實數(shù)
3.3二進制編碼
3.3.1十進制數(shù)字的二進制編碼
3.3.2ASCII碼
習題
第4章 模型計算機
4.1基本結(jié)構(gòu)
4.2存儲空間與堆棧
4.3CPU組成
4.3.1算術邏輯運算單元
4.3.2標志寄存器
4.3.3寄存器組
4.3.4其他專用寄存器
4.4指令系統(tǒng)
4.4.1尋址方式
4.4.2傳送類指令
4.4.3操作類指令
4.4.4程序控制類指令
習題
第5章 匯編語言程序設計基礎
5.1概述
5.2模型計算機匯編語言
5.2.1常數(shù)
5.2.2符號名
5.2.3匯編語言語句
5.2.4表達式
5.2.5偽指令
5.2.6匯編語言程序舉例
5.3程序設計基本方法
5.3.1順序程序設計
5.3.2分支程序設計
5.3.3循環(huán)程序設計
5.3.4子程序設計
習題
第6章 內(nèi)存儲器
6.1概述
6.2存儲芯片工作原理
6.2.1只讀存儲器ROM
6.2.2靜態(tài)隨機存儲器SRAM
*6.2.3動態(tài)隨機存儲器DRAM
6.3存儲器電路
6.3.1存儲芯片的連接
6.3.2內(nèi)存構(gòu)成舉例
習題
第7章 中央處理器
7.1電路組成
7.1.1概述
7.1.2功能電路
7.2機器指令
7.3控制原理
7.3.1時鐘與微操作
7.3.2控制器組成及工作過程
7.3.3微指令與微操作信號
7.3.4微程序控制器
7.4指令流程
習題
第8章 輸入/輸出技術
8.1基本概念
8.1.1I/O接口
8.1.2I/O端口編址
8.2I/O傳送方式
8.2.1直接傳送
8.2.2查詢傳送
8.2.3中斷傳送
8.2.4DMA傳送
8.3程序中斷技術
8.3.1概述
8.3.2中斷源
8.3.3確定中斷源
8.3.4中斷響應
8.3.5多級中斷
8.3.6模型機中斷系統(tǒng)
8.4數(shù)據(jù)通信基本概念
8.4.1數(shù)據(jù)通信系統(tǒng)
8.4.2數(shù)據(jù)傳送方式
8.4.3串行傳送的核心電路
8.4.4傳輸同步技術
8.4.5通信模式
8.4.6數(shù)據(jù)傳輸速率
8.5模型機中斷技術實現(xiàn)
8.5.1CPU中斷控制邏輯
8.5.2中斷響應流程
8.6模型機DMA技術實現(xiàn)
8.6.1總線共享控制
8.6.2DMA控制器
8.6.3DMAC功能電路與控制邏輯
習題
第9章 通用接口應用
9.1Intel 8255通用并行接口
9.1.1結(jié)構(gòu)組成
9.1.2控制字
9.1.3接口電路結(jié)構(gòu)
9.1.4應用舉例
9.2Intel 8253 通用定時計數(shù)器接口
9.2.1結(jié)構(gòu)組成
9.2.2控制字
9.2.3通道的工作方式
9.2.4應用舉例
9.3Intel 8251通用串行接口
9.3.1結(jié)構(gòu)組成
9.3.2控制字
9.3.3應用舉例
9.4模數(shù)轉(zhuǎn)換接口
9.4.1ADC 0809模數(shù)轉(zhuǎn)換器接口
9.4.2DAC 0832數(shù)模轉(zhuǎn)換器接口
9.4.3應用舉例
習題
第10章 個人計算機體系結(jié)構(gòu)
10.1概述
10.2PC設備管理技術
10.2.1即插即用
10.2.2電源管理
10.3總線
10.3.1并行總線
10.3.2串行總線
10.4內(nèi)存儲器系統(tǒng)
10.4.1動態(tài)存儲器
10.4.2高速緩沖存儲器Cache
10.5常用標準接口
10.5.1并行接口
10.5.2串行接口
10.5.3USB
10.6PC結(jié)構(gòu)特點
10.6.1雙橋結(jié)構(gòu)
10.6.2內(nèi)置DRAM控制器結(jié)構(gòu)
10.6.3內(nèi)置北橋結(jié)構(gòu)
10.6.4PC中斷系統(tǒng)
10.7BIOS簡介
10.7.1概述
10.7.2系統(tǒng)參數(shù)設置
習題
第11章 微處理器
11.1Intel 80486微處理器
11.1.1存儲空間
11.1.2處理器結(jié)構(gòu)
11.1.3尋址方式
11.1.4存儲分段的約定
11.1.5操作數(shù)的大小
11.1.6指令系統(tǒng)簡介
11.1.7浮點運算單元簡介
11.1.8I/O空間
11.1.9中斷系統(tǒng)
11.1.10任務
11.2現(xiàn)代微處理器結(jié)構(gòu)
11.2.1指令流水線
11.2.2CISC和RISC
11.2.3先行控制技術
11.2.4超流水線與超標量
11.2.5Pentium微處理器簡介
11.2.6超線程與多核處理器
11.3CPU主要性能指標
11.4新一代64位微處理器簡介
習題
第12章 外部設備
12.1硬盤
12.1.1磁盤信息組織
12.1.2分區(qū)與格式化
12.1.3硬盤驅(qū)動器結(jié)構(gòu)
12.1.4硬盤技術指標與接口
12.2顯示系統(tǒng)
12.2.1CRT顯示器
12.2.2LCD顯示器
12.2.3顯示控制電路
12.2.4技術指標與接口標準
12.3鍵盤
12.4鼠標器
習題
附錄A 邏輯符號標準對照表
附錄B ASCII 碼表
附錄C 模型計算機指令系統(tǒng)表
附錄D 模型計算機指令周期表
附錄E Intel 16位空間常用指令表
參考文獻
……